Klein stroom MOSFET-hou kring vervaardiging Toepassing

Klein stroom MOSFET-hou kring vervaardiging Toepassing

Postyd: 19-Apr-2024

'n MOSFET-houkring wat weerstande R1-R6, elektrolitiese kapasitors C1-C3, kapasitor C4, PNP triode VD1, diodes D1-D2, tussenrelais K1, 'n spanningsvergelyker, 'n dubbeltydbasis-geïntegreerde skyfie NE556 en 'n MOSFET Q1 insluit, met pen nr. 6 van die dubbeltydbasis-geïntegreerde skyfie NE556 wat as 'n seininvoer, en een kant van weerstand R1 wat terselfdertyd gekoppel word aan pen 6 van die dubbeltydbasis-geïntegreerde skyfie NE556 word as die seininvoer gebruik, een kant van weerstand R1 is gekoppel aan pen 14 van die dubbeltydbasis geïntegreerde skyfie NE556, een kant van weerstand R2, een kant van weerstand R4, die emittor van die PNP transistor VD1, die drein van die MOSFET Q1, en die GS-kragbron, en die ander kant van weerstand R1 is gekoppel aan pen 1 van die dubbeltydbasis-geïntegreerde skyfie NE556, pen 2 van die dubbeltydbasis-geïntegreerde skyfie NE556, die positiewe elektrolitiese kapasitansie van kapasitor C1, en die intermediêre aflos. K1 normaal geslote kontak K1-1, die ander kant van die intermediêre aflos K1 normaal geslote kontak K1-1, die negatiewe pool van elektrolitiese kapasitor C1 en een kant van kapasitor C3 is aan die kragtoevoeraarde gekoppel, die ander kant van kapasitor C3 is gekoppel aan die pen 3 van die dubbeltydbasis-geïntegreerde skyfie NE556, is die pen 4 van die dubbeltydbasis-geïntegreerde skyfie NE556 gekoppel aan die positiewe pool van elektrolitiese kapasitor C2 en die ander kant van weerstand R2 op dieselfde tyd, en die negatiewe pool van elektrolitiese kapasitor C2 is gekoppel aan die kragtoevoergrond, en die negatiewe pool van elektrolitiese kapasitor C2 is gekoppel aan die kragtoevoergrond . Die negatiewe pool van C2 is gekoppel aan die kragtoevoergrond, die pen 5 van die dubbeltydbasis-geïntegreerde skyfie NE556 is aan die een kant van weerstand R3 gekoppel, die ander kant van weerstand R3 is gekoppel aan die positiewe fase-invoer van die spanningsvergelyker , is die negatiewe fase-invoer van die spanningsvergelyker verbind met die positiewe pool van die diode D1 en die ander kant van weerstand R4 op dieselfde tyd, die negatiewe pool van die diode D1 is aan die kragtoevoergrond gekoppel, en die uitset van die spanningsvergelyker is aan die einde van weerstand R5 gekoppel, die ander kant van weerstand R5 is aan die PNP-tripleks gekoppel. Die uitset van die spanningsvergelyker is gekoppel aan die een kant van die weerstand R5, die ander kant van die weerstand R5 is gekoppel aan die basis van die PNP transistor VD1, die kollektor van die PNP transistor VD1 is gekoppel aan die positiewe pool van die diode D2, die negatiewe pool van die diode D2 is gekoppel aan die einde van die weerstand R6, die einde van die kapasitor C4, en die hek van die MOSFET op dieselfde tyd, die ander kant van die weerstand R6, die ander kant van die kapasitor C4, en die ander kant van die tussen-relais K1 is almal gekoppel aan die kragtoevoerland en die ander kant van die tussen-relais K1 is gekoppel aan die bron van die die bron van dieMOSFET.

 

MOSFET retensie kring, wanneer A 'n lae sneller sein verskaf, op hierdie tydstip die dubbele tyd basis geïntegreerde chip NE556 stel, dubbele tyd basis geïntegreerde chip NE556 pen 5 uitset hoë vlak, hoë vlak in die positiewe fase insette van die spanning vergelyker, die negatiewe fase-invoer van die spanningsvergelyker deur die weerstand R4 en die diode D1 om 'n verwysingsspanning te verskaf, op hierdie tydstip, die spanningsvergelyker se uitset hoë vlak, die hoë vlak om die Triode VD1 te laat geleid word, laai die stroom wat uit die kollektor van triode VD1 vloei kapasitor C4 deur diode D2, en terselfdertyd, MOSFET Q1 gelei, op hierdie tydstip word die spoel van die tussenrelais K1 geabsorbeer, en die tussentydse relais K1 normaal geslote kontak K 1-1 is ontkoppel, en na die intermediêre relais K1 normaal geslote kontak K 1-1 ontkoppel is, verskaf die GS-kragtoevoer na die 1 en 2 voet van die dubbeltydbasis-geïntegreerde skyfie NE556 dat die toevoerspanning gestoor word totdat die spanning op pen 1 en pen 2 van die dubbeltydbasis-geïntegreerde skyfie NE556 is gelaai tot 2/3 van die toevoerspanning, word die dubbeltydbasis-geïntegreerde skyfie NE556 outomaties teruggestel, en pen 5 van die dubbeltydbasis geïntegreer chip NE556 word outomaties herstel na 'n lae vlak, en die daaropvolgende stroombane werk nie, terwyl die kapasitor C4 op hierdie tydstip ontlaai word om die MOSFET Q1-geleiding te handhaaf tot die einde van die kapasitansie C4-ontlading en die tussen-relais K1-spoelvrystelling, intermediêre relais K1 normaal geslote kontak K 11 gesluit, op hierdie tydstip deur die geslote tussen relais K1 normaal geslote kontak K 1-1 sal wees dubbele tyd basis geïntegreerde chip NE556 1 voet en 2 voet van die spanning vrystelling af, vir die volgende keer na dubbele tyd basis geïntegreerde chip NE556 pen 6 om 'n lae sneller sein te verskaf om dubbele tyd basis geïntegreerde chip NE556 stel te maak voor te berei.

 

Die kringstruktuur van hierdie toepassing is eenvoudig en nuut, wanneer die dubbeltydbasis-geïntegreerde skyfie NE556 pen 1 en pen 2 tot 2/3 van die toevoerspanning laai, kan dubbeltydbasis-geïntegreerde skyfie NE556 outomaties teruggestel word, dubbeltydbasis-geïntegreerde skyfie NE556 pen 5 keer outomaties terug na 'n lae vlak, sodat die daaropvolgende stroombane nie werk nie, om outomaties op te hou om kapasitor C4 te laai, en na stop die laai van die kapasitor C4 wat deur die MOSFET Q1 gelei word, kan hierdie toepassing voortdurend houMOSFETQ1 geleidend vir 3 sekondes.

 

Dit sluit weerstande R1-R6, elektrolitiese kapasitors C1-C3, kapasitor C4, PNP-transistor VD1, diodes D1-D2, tussenrelais K1, spanningsvergelyker, dubbeltydbasis-geïntegreerde skyfie NE556 en MOSFET Q1, pen 6 van die dubbeltydbasis-geïntegreerde in chip NE556 word as 'n seininvoer gebruik, en die een kant van die weerstand R1 is gekoppel aan pen 14 van die dubbeltydbasis-geïntegreerde skyfie NE556, weerstand R2, pen 14 van die dubbeltydbasis-geïntegreerde skyfie NE556 en pen 14 van die dubbeltydbasis-geïntegreerde skyfie NE556, en weerstand R2 is gekoppel aan pen 14 van die dubbeltyd basis geïntegreerde chip NE556. pen 14 van die dubbeltydbasis-geïntegreerde skyfie NE556, een kant van weerstand R2, een kant van weerstand R4, PNP-transistor

                               

 

 

Watter soort werksbeginsel?

Wanneer A 'n lae sneller sein verskaf, dan is die dubbel-tyd basis geïntegreerde chip NE556 stel, dubbel-tyd basis geïntegreerde chip NE556 pen 5 uitset hoë vlak, hoë vlak in die positiewe fase insette van die spanning vergelyker, die negatiewe fase insette van die spanningsvergelyker deur die weerstand R4 en die diode D1 om die verwysingsspanning te verskaf, hierdie keer, die spanningsvergelyker uitset hoë vlak, die hoë vlak van die transistor VD1 geleiding, die stroom vloei vanaf die kollektor van die transistor VD1 deur die diode D2 na die kapasitor C4 laai, op hierdie tydstip, die intermediêre relais K1 spoel suiging, die tussen relais K1 spoel suiging. Die stroom wat uit die kollektor van transistor VD1 vloei, word deur diode D2 na kapasitor C4 gelaai, en terselfdertyd,MOSFETQ1 gelei, op hierdie tydstip word die spoel van tussenaflos K1 gesuig, en tussenaflos K1 normaal geslote kontak K 1-1 word ontkoppel, en nadat die tussenaflos K1 normaal geslote kontak K 1-1 ontkoppel is, word die krag toevoerspanning verskaf deur die GS-kragbron aan die 1 en 2 voet van die dubbele tydbasis geïntegreerde chip NE556 word gestoor totdat die Wanneer die spanning op pen 1 en pen 2 van die dubbeltydbasis-geïntegreerde skyfie NE556 tot 2/3 van die toevoerspanning gelaai word, word die dubbeltydbasis-geïntegreerde skyfie NE556 outomaties teruggestel, en pen 5 van die dubbeltydbasis geïntegreerde chip NE556 word outomaties na 'n lae vlak herstel, en die daaropvolgende stroombane werk nie, en op hierdie tydstip word die kapasitor C4 ontlaai om te handhaaf die MOSFET Q1-geleiding tot aan die einde van die ontlading van die kapasitor C4, en die spoel van tussenrelais K1 word vrygestel, en die tussenrelais K1 normaalweg geslote kontak K 1-1 is ontkoppel. Relais K1 normaalweg geslote kontak K 1-1 gesluit, hierdie keer deur die geslote intermediêre relais K1 normaalweg geslote kontak K 1-1 sal dual-time basis geïntegreerde chip NE556 1 voet en 2 voet op die spanning vrystelling wees, vir die volgende keer om die dubbeltydbasis-geïntegreerde skyfie NE556 pen 6 om 'n snellersein te verskaf om laag te stel, om voorbereidings te tref vir die dubbeltydbasis-geïntegreerde skyfie NE556 stel.